
D触发器的特征方程Q*=D,而与Q无关,所以,由D触发器构成的电路不是时序电路。 A. 正确 B. 错误
答案:B. 错误
D触发器本身就是时序逻辑电路的基本单元,其核心特征是具有存储功能,这与“时序电路需包含存储元件”的定义直接对应。虽然D触发器的特征方程表面上仅体现输入D对次态的影响,但这一关系仅在时钟有效边沿触发时成立,而在非触发时刻,触发器会保持原有状态不变——这种“保持”特性正是通过内部存储结构实现的时序行为。
从电路本质看,D触发器由锁存器级联构成,例如边沿触发型D触发器通过两级D锁存器(主从结构)实现时钟边沿敏感特性。当时钟信号无效时,输入D的变化不会影响输出Q,电路维持当前状态;只有在时钟上升沿/下降沿瞬间,D端数据才被锁存到输出端。这种对时钟信号的依赖和状态保持能力,完全符合时序电路“输出取决于当前输入和历史状态”的核心定义。
文档中明确指出,触发器(包括D触发器)是“时序逻辑电路的基本逻辑单元”,其存储特性是时序电路的关键标志。例如,单个D触发器可构成最简单的1位寄存器,多个D触发器串联可实现计数器、移位寄存器等典型时序电路。若仅依据特征方程中未显式出现现态\(Q^n\)而判定其非时序电路,将陷入“只看数学表达式而忽略物理实现”的误区。
结论:D触发器的存储功能和时钟触发机制使其成为典型的时序逻辑电路元件,题目中的观点混淆了特征方程的数学形式与电路的物理本质。时序电路的核心在于是否包含存储元件并依赖历史状态,而非特征方程是否直接体现现态变量。