
低密度的PLD由输入缓冲器、()、()、输出缓冲器四部分功能电路组成。
低密度PLD(可编程逻辑器件)的核心架构由四部分功能电路构成,除输入缓冲器和输出缓冲器外,中间两部分为可编程与阵列和可编程或阵列。这种"与-或"阵列结构是实现逻辑功能的基础,通过对与阵列和或阵列的编程配置,可以组合出各种复杂的布尔逻辑表达式。
以典型的PLA(可编程逻辑阵列)为例,其与阵列接收来自输入缓冲器的信号并进行逻辑组合,生成多个乘积项;或阵列则将这些乘积项进一步组合为最终的逻辑函数输出。不同类型的低密度PLD在阵列可编程性上存在差异:PROM采用固定与阵列+可编程或阵列结构,PAL是可编程与阵列+固定或阵列,而PLA和GAL则实现了两者全可编程。这种结构设计既保证了逻辑实现的灵活性,又通过固定部分简化了编程算法,平衡了功能与易用性。